对 CPU、FPGA、ASIC 等大型 IC 的稳压电源进行排序是一项重要的工作。随着电源轨数量的增加,它的复杂性也在加大。错误的上电排序可能使系统无法正确地初始化,错误的断电排序可能导致数据丢失。
如果您的设计面临复杂的电源排序要求,那么基于英特尔® Max® 10 FPGA 的可配置多轨电源排序器和监控器参考设计正是您所需要的设计解决方案。
多轨电源排序器和监控器可监控多达 143 个电源轨,同时对其进行正确地排序,具体方法是监控“电源正常”(POK) 数字信号和多达 18 个模拟电源电压,这对任何设计系统来说应该都是绰绰有余。多轨电源排序器和监控器还支持基于 I2C 物理接口的 PMBus 1.3.1 协议,该协议被多款功率转换器 IC 和模块所采用,包括多种英特尔® Enpirion® dc-dc 降压转换器。该电源排序器是一款基于模块的参考设计,如下图所示,您可以删除系统设计不需要的任何 IP 模块。
该参考设计在一份包含 41 页的AN 896:多轨电源排序器和监控器参考设计应用注释中有详细介绍。
戳此处下载多轨电源排序器和监控器参考设计!
文章来源于英特尔FPGA